지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 결과 및 고찰
Ⅳ. 결론
參考文獻
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
차세대 CMOS 소자의 래치업 전류 최소화를 위한 모의 모델 해석 ( An Analysis on the Simulation Model for Minimization of Latch-Up Current of Advanced CMOS Devices )
대한전자공학회 학술대회
1998 .07
차세대 CMOS구조에서 고에너지 이온주입에 의한 래치업 최소화를 위한 모델 해석 ( An Analysis on the Simulation Modeling for Latch-Up Minimization by High Energy Implantation of Advanced CMOS Devices )
전자공학회논문지-D
1999 .02
CMOS Latch-up 현상의 실험적 해석 ( Experimental Analysis of CMOS Latch-up Phenomena )
대한전자공학회 학술대회
1985 .01
CMOS Latch-Up 현상의 실험적 해석 및 그 방지책 ( Experimental Analysis and Suppression Method of CMOS Latch-Up Phenomena )
전자공학회지
1985 .09
Investigation of Latch-up Characteristics of High Energy Ion Implanted CMOS Well Structures
전기학회논문지
1998 .07
Bulk CMOS 기술에서 latch-up 특성에 관한 연구 ( Latch-up Characteristics in Bulk CMOS Technologies )
대한전자공학회 학술대회
1985 .01
CMOS의 Latch-Up 특성 개선을 위한 효과적인 Mask 설계 방법 ( Effective mask design for the improvement of latch-up characteristics in CMOS )
한국통신학회논문지
1999 .10
0.5㎛ 이하의 CMOS 기술을 위한 공정 및 소자 설계에 관하여 (On the Process and Device Design for Sub-0.5㎛ CMOS Technology )
대한전자공학회 학술대회
1989 .01
N-well bulk CMOS 기술에서 layout에 따른 latch-up 특성
대한전자공학회 학술대회
1985 .06
저전력 CMOS 기준전류 발생회로
대한전자공학회 학술대회
2001 .06
레이아우트 변화에 대한 CMOS의 래치업 특성 연구 ( A Study of COMS Latch-Up Layout Dependence )
한국통신학회논문지
1992 .08
N-Well Bulk CMOS 기술에서 Layout에 따른 Latch-up 특성 ( Layout Characteristics of Latch-Up in N-Well Bulk CMOS Technologies )
대한전자공학회 학술대회
1985 .01
실리콘 게이트 n-well CMOS 소자의 제작 , 측정 및 평가 ( Fabrication , Measurement and Evaluation of Silicon-Gate n-well CMOS Devices )
전자공학회지
1984 .09
CAE를 적용한 2열 시트 래치 평가
한국자동차공학회 춘계학술대회
2011 .05
정착시간 최소화 기법을 적용한 고속 CMOS A / D 변환기 설계 ( A High-Speed CMOS A / D Converter Using an Acquisition-Time Minimization Technique )
전자공학회논문지-C
1999 .05
STI 기술을 채용한 CMOS well 구조에서의 Latch-up 특성 평가
대한전기학회 학술대회 논문집
1997 .11
도선에 커플링 되는 고출력 전자파에 의한 CMOS IC의 피해 효과 및 회복 시간
한국전자파학회논문지
2008 .06
CMOS 아날로그 셀 라이브레리 설계에 관한 연구 - CMOS 온-칩 전류 레퍼런스 회로 ( A Study on a CMOS Analog Cell-Library Design ( - A CMOS On-Chip Current Reference Circuit ) )
전자공학회논문지-A
1996 .04
Deep Submicron급 CMOS 디바이스에서 Triple Well 형성과 래치업 면역 향상에 관한 연구 ( A Study on Improvement Latch-up immunity and Triple Well formation in Deep Submicron CMOS devices )
전자공학회논문지-D
1998 .09
새로운 전류원을 이용한 10비트 CMOS D / A 변환기 ( A 10 Bit CMOS DAC with New Current Cell )
대한전자공학회 학술대회
1994 .01
0